Campo Dublin Core | Valor | Língua |
dc.contributor.advisor | Haddad, Sandro Augusto Pavlik | - |
dc.contributor.author | Múcio, Mariana Ramos de | - |
dc.identifier.citation | MÚCIO, Mariana Ramos de. Técnicas de layout de circuitos integrados. 2023. 100 f., il. Trabalho de conclusão de curso (Bacharelado em Engenharia Eletrônica) — Universidade de Brasília, Brasília, 2023. | pt_BR |
dc.description | Trabalho de conclusão de curso (graduação) — Universidade de Brasília, Faculdade UnB Gama, 2023. | pt_BR |
dc.description.abstract | Este documento apresenta técnicas para a elaboração de layouts utilizando a tecnologia de
fabricação 22nm fully depleted silicon on insulator (22FDX™ Platform) por meio do software Custom Compiler, da Synopsys. Utilizou-se como referência bibliografias de projeto
e layout de circuitos integrados e informações disponibilizadas ao público pela fabricante
de semicondutores GlobalFoundries. Neste trabalho, serão apresentados o processo de dopagem da rede cristalina de Silício, conceitos de eletromigração, latch-up, IR-drop, efeito
antena, matching de componentes, teclas de atalho, aplicação de testes de verificação de
layout, vista abstract, processo de finalização do chip e resultado das verificações. | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.subject.keyword | Circuitos integrados | pt_BR |
dc.subject.keyword | Circuitos integrados - layout | pt_BR |
dc.title | Técnicas de layout de circuitos integrados | pt_BR |
dc.type | Trabalho de Conclusão de Curso - Graduação - Bacharelado | pt_BR |
dc.date.accessioned | 2023-09-27T16:37:43Z | - |
dc.date.available | 2023-09-27T16:37:43Z | - |
dc.date.submitted | 2023-07-27 | - |
dc.identifier.uri | https://bdm.unb.br/handle/10483/36152 | - |
dc.language.iso | Português | pt_BR |
dc.rights.license | A concessão da licença deste item refere-se ao termo de autorização impresso assinado pelo autor que autoriza a Biblioteca Digital da Produção Intelectual Discente da Universidade de Brasília (BDM) a disponibilizar o trabalho de conclusão de curso por meio do sítio bdm.unb.br, com as seguintes condições: disponível sob Licença Creative Commons 4.0 International, que permite copiar, distribuir e transmitir o trabalho, desde que seja citado o autor e licenciante. Não permite o uso para fins comerciais nem a adaptação desta. | pt_BR |
dc.description.abstract1 | This document presents the techniques for the development of layouts using the 22nm
fully depleted silicon on insulator (22FDX™ Platform) through the software Custom
Compiler by the company Synopsys. The references used to create this document are the
bibliography of Design and Layout of Integrated Circuits, alongside some public information provided by the GlobalFoundries manufacturing company. In this work, the doping
process of the crystalline silicon lattice, concepts of electromigration, latch-up, IR-drop
antenna effect, components matching, bindkeys, application of layout and abstract view,
verification tests, chip finalization process and verification results will be presented. | pt_BR |
Aparece na Coleção: | Engenharia Eletrônica
|