Campo Dublin Core | Valor | Língua |
dc.contributor.advisor | Jacobi, Ricardo Pezzuol | - |
dc.contributor.author | Carvalho, Gustavo Henrique Fernandes | - |
dc.identifier.citation | CARVALHO, Gustavo Henrique Fernandes. Implementação de um processador RISC-V com coprocessador dedicado para hash criptográfico. 2019. 64 f. Trabalho de Conclusão de Curso (Bacharelado em Engenharia da Computação) — Universidade de Brasília, Brasília, 2019. | pt_BR |
dc.description | Trabalho de Conclusão de Curso (graduação) — Universidade de Brasília, Instituto de Ciências Exatas, Departamento de Ciência da Computação, 2019. | pt_BR |
dc.description.abstract | Com a crescente preocupação com a segurança de sistemas computacionais, a utilização de hardware dedicado e otimizado para o cálculo de funções criptográficas é cada vez mais comum. No desenvolvimento deste trabalho foi implementado um processador com o conjunto de instruções RISC-V e um coprocessador com funções de hash criptográfico implementadas em hardware. Para garantir o correto funcionamento do processador e do coprocessador foi desenvolvido um conjunto extensivo de testes automatizados. Os resultados mostraram um aumento significativo no custo do hardware e um enorme ganho de performance no cálculo de hashes. | pt_BR |
dc.rights | Acesso Aberto | pt_BR |
dc.subject.keyword | Criptografia de dados (Computação) | pt_BR |
dc.subject.keyword | Computadores - medidas de segurança | pt_BR |
dc.title | Implementação de um processador RISC-V com coprocessador dedicado para hash criptográfico | pt_BR |
dc.type | Trabalho de Conclusão de Curso - Graduação - Bacharelado | pt_BR |
dc.date.accessioned | 2020-08-11T23:07:39Z | - |
dc.date.available | 2020-08-11T23:07:39Z | - |
dc.date.submitted | 2019-07-16 | - |
dc.identifier.uri | https://bdm.unb.br/handle/10483/25342 | - |
dc.language.iso | Português | pt_BR |
dc.description.abstract1 | Due to the growing concern with the security of computer systems, the use of dedicated and optimized hardware for compute cryptographic functions is becoming more common. In the development of this work, it was implemented a processor with the RISC-V instruction set architecture and a coprocessor with cryptographic hash functions implemented in hardware. To ensure the correct operation of the processor and coprocessor an extensive set of automated tests has been developed. The results showed a significant increase in the cost of the hardware and a huge performance gain in the computation of hashes. | pt_BR |
Aparece na Coleção: | Engenharia da Computação
|