Campo Dublin Core | Valor | Língua |
dc.contributor.advisor | Costa, José Camargo da | - |
dc.contributor.author | Araújo, Wagner Antunes | - |
dc.identifier.citation | ARAÚJO, Wagner Antunes. Proposta de adaptação de um núcleo de processador RISC 16 bits CMOS ao padrão VSIA para propriedade intelectual de semicondutor. 2006. 146 f. Monografia (Bacharelado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2006. | en |
dc.description | Monografia (graduação)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2006. | en |
dc.description.abstract | Este trabalho tem por objetivo propor a adaptação de um bloco de circuito funcional em uma IP de semicondutor. Para tanto serão analisados documentos produzidos por uma aliança internacional de grandes empresas fabricantes de software de EDA (Electronic Design Automation) e do ramo de semicondutores, denominada VSIA (Virtual Socket Interface Alliance). Parte das regras e recomendações estudadas nos documentos serão aplicadas ao núcleo do processador de um sistema-em-chip para controle de irrigação (FUNCAMP SOC) desenvolvido no departamento de Engenharia Elétrica da Universidade de Brasília. | en |
dc.rights | Acesso Aberto | en |
dc.subject.keyword | Circuitos integrados | en |
dc.subject.keyword | Sistema em chip | en |
dc.subject.keyword | Microprocessadores RISC | en |
dc.title | Proposta de adaptação de um núcleo de processador RISC 16 bits CMOS ao padrão VSIA para propriedade intelectual de semicondutor | en |
dc.type | Trabalho de Conclusão de Curso - Graduação - Bacharelado | en |
dc.location.country | BRA | en |
dc.date.accessioned | 2010-06-08T14:30:49Z | - |
dc.date.available | 2010-06-08T14:30:49Z | - |
dc.date.issued | 2010-06-08T14:30:49Z | - |
dc.date.submitted | 2006-07 | - |
dc.identifier.uri | http://bdm.unb.br/handle/10483/989 | - |
dc.language.iso | Português | en |
dc.identifier.doi | http://dx.doi.org/10.26512/2006.07.TCC.989 | - |
Aparece na Coleção: | Engenharia Elétrica
|