Utilize este link para identificar ou citar este item: https://bdm.unb.br/handle/10483/13655
Arquivos neste item:
Arquivo Descrição TamanhoFormato 
2013_ArthurMoralesSampaio.pdf2,5 MBAdobe PDFver/abrir
Registro completo
Campo Dublin CoreValorLíngua
dc.contributor.advisorMedeiros, José Edil Guimarães de-
dc.contributor.authorSampaio, Arthur Morales-
dc.identifier.citationSAMPAIO, Arthur Morales. Caracterização de blocos de memória SRAM para implementação de funções fisicamente inclonáveis. 2013. ix, 134 f., il. Monografia (Bacharelado em Engenharia Elétrica)—Universidade de Brasília, Brasília, 2013.en
dc.descriptionMonografia (graduação)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2013.en
dc.description.abstractEste projeto aborda a caracterização de blocos de memória SRAM para implementação de PUFS. Avaliou-se a idéia de considerar o estado power-up de células SRAM para identificar suas propriedades devido a incompatibilidades físicas. Também explorou-se o comportamento da memória através da realização de vários power-on resets e coleta de dumps de memória através de uma interface serial assíncrona. Assim, apresentou-se uma estrutura de aquisição e processamento dessas informações e mostrou-se alguns casos típicos em que o estágio de inicialização aparenta ser um forte candidato para gerar uma PUF utilizando células de memória estática em um circuito off-the-shelf.en
dc.rightsAcesso Abertoen
dc.subject.keywordPhysically Unclonable Functions (PUFs) - Funções Fisicamente Inclonáveisen
dc.subject.keywordMemória SRAM (Static Random Access Memory)en
dc.titleCaracterização de blocos de memória SRAM para implementação de funções fisicamente inclonáveisen
dc.typeTrabalho de Conclusão de Curso - Graduação - Bachareladoen
dc.date.accessioned2016-07-13T21:13:53Z-
dc.date.available2016-07-13T21:13:53Z-
dc.date.issued2016-07-13T21:13:53Z-
dc.date.submitted2013-
dc.identifier.urihttp://bdm.unb.br/handle/10483/13655-
dc.language.isoPortuguêsen
dc.description.abstract1This project discusses the characterization of SRAM PUFs through the development of a framework for assessing the use of SoC SRAMs as Physical Unclonable Functions. We evaluate the idea of considering the power-up state of a SRAM cell to identify its properties due to physical mismatches. We also explore the behavior of the memory by performing several power-on resets and gathering memory dumps through an asynchronous serial interface. We then provide a framework to retrieve and process this information and show a typical case where the startup stage shows itself to be a strong candidate to generate a Physical Unclonable Function using static memory cells on an off-the-shelf circuit.en
Aparece na Coleção:Engenharia Elétrica



Este item está licenciado na Licença Creative Commons Creative Commons